Subversion Repositories MB01 Project

Rev

Details | Last modification | View Log | RSS feed

Rev Author Line No. Line
1 - 1
OrCAD LOGIC COMPILER  v2.01 N 12/09/94  (Source file .\PLD\#0007.PLD)
2
 
3
  1  ||	FILE:	#0007.PLD
4
  2  ||	PROJ:	20120605
5
  3  ||	PART:	G26CV12-#0007
6
  4  ||
7
  5  ||	DEV :	GAL26CV12
8
  6  ||
9
  7  || 	DESC:	DECODER MEMORIA DI SISTEMA
10
  8  ||
11
  9  |
12
 10  |GAL26CV12
13
 11  |
14
 12  || INPUT
15
 13  |  1:MA19, 2:MA20, 3:CS0, 4:CS2, 5:CS3, 6:CSF, 8:CX1, 9:PHI0, 10:RW,
16
 14  | 11:PHI2, 12:MW0, 13:-, 14:-, 28:CPU,
17
 15  || OUTPUT
18
 16  |  15:G, 16:CE0, 17:CE2, 18:CE3, 19:CEF, 20:WE, 22:RD, 23:CE4,
19
 17  |  24:CE5, 25:CE6, 26:CE7, 27:CE8
20
 18  |
21
 19  | ACTIVE-LOW: G, CE0, CE2, CE3, CEF, WE, RD, CE4, CE5, CE6, CE7, CE8
22
 20  |
23
 21  |
24
 22  | SIGNATURE: "0007    "
25
 23  |
26
 24  ||
27
 25  || BUFFER 2MB - ABILITATO DA /CX1
28
 26  |  CE4 = (CX1' & PHI2 & MA20' & MA19')
29
 27  |  CE5 = (CX1' & PHI2 & MA20' & MA19)
30
 28  |  CE6 = (CX1' & PHI2 & MA20  & MA19')
31
 29  |  CE7 = (CX1' & PHI2 & MA20  & MA19)
32
 30  ||
33
 31  || RAM 512K PER CPU 8 BIT - ABILITATA DA /CS0
34
 32  |  CE8 = (CS0' & PHI2 & CPU')
35
 33  ||
36
 34  || RAM 128K PER CPU 16 BIT - ABILITATA DA /CS0
37
 35  |  CE0 = (CS0' & PHI2 & CPU)
38
 36  ||
39
 37  || RAM 128K - ABILITATE DA /CS2 e /CS3
40
 38  |  CE2 = (CS2' & PHI2)
41
 39  |  CE3 = (CS3' & PHI2)
42
 40  ||
43
 41  || FLASH 512K (16 bit) / 256K (8 bit - A18 = 0) ABILITATA DA /CSF
44
 42  |  CEF = (CSF' & PHI2)
45
 43  ||
46
 44  || BUFFER DATI
47
 45  |  MS = (CS0' # CS2' # CS3' # CSF' # CX1')
48
 46  |  G = (MS & PHI2)
49
 47  ||
50
 48  || READ & WRITE ENABLE
51
 49  |  RD  = (MS & PHI2 & RW)
52
 50  |  WRA = (MS & PHI2 & RW' & MW0)
53
 51  |  WRB = (MS & PHI0 & RW' & MW0')
54
 52  |  WE  = (WRA # WRB)
55
 
56
 
57
 
58
I201  No warnings.
59
60
 
61
 
62
I203  Memory usage 87K
63
I204  Elapsed time 1 second
64
OrCAD DEVICE FITTER  v2.01   12/09/94  (Source file .\PLD\#0007.PLA)
65
 
66
67
 
68
 
69
 
70
 
71
72
 
73
74
 
75
76
 
77
78
 
79
80
 
81
82
 
83
84
 
85
86
 
87
                 114   CS2' PHI2
88
 
89
                 116   CSF' PHI2
90
                 117   CX1' PHI2
91
92
CE3               86   CS3' PHI2
93
94
 
95
96
 
97
                  50   CS2' RW  PHI2
98
 
99
                  52   CSF' RW  PHI2
100
                  53   CX1' RW  PHI2
101
102
WE                62   CS0' PHI0  RW' MW0'
103
                  63   CS0' RW' PHI2  MW0
104
 
105
                  65   CS2' RW' PHI2  MW0
106
                  66   CS3' PHI0  RW' MW0'
107
                  67   CS3' RW' PHI2  MW0
108
                  68   CSF' PHI0  RW' MW0'
109
                  69   CSF' RW' PHI2  MW0
110
                  70   CX1' PHI0  RW' MW0'
111
                  71   CX1' RW' PHI2  MW0
112
113
114
115
 
116
 
117
 
118
 
119
120
  1.     MA19            0        -    -    -        High    (Clock)
121
  2.     MA20            4        -    -    -        High
122
  3.     CS0             8        -    -    -        High
123
 
124
  5.     CS3            16        -    -    -        High
125
  6.     CSF            20        -    -    -        High
126
  8.     CX1            24        -    -    -        High
127
  9.     PHI0           28        -    -    -        High
128
 10.     RW             32        -    -    -        High
129
 11.     PHI2           36        -    -    -        High
130
 12.     MW0            40        -    -    -        High
131
 13.     -              44        -    -    -
132
 14.     -              48        -    -    -
133
 15.     G              51      112    9    5        Low     (Three-state)
134
 16.     CE0            47      103    9    1        Low     (Three-state)
135
 17.     CE2            43       94    9    1        Low     (Three-state)
136
 18.     CE3            39       85    9    1        Low     (Three-state)
137
 19.     CEF            35       74   11    1        Low     (Three-state)
138
 20.     WE             31       61   13   10        Low     (Three-state)
139
 22.     RD             27       48   13    5        Low     (Three-state)
140
 23.     CE4            23       37   11    1        Low     (Three-state)
141
 24.     CE5            19       28    9    1        Low     (Three-state)
142
 25.     CE6            15       19    9    1        Low     (Three-state)
143
 26.     CE7            11       10    9    1        Low     (Three-state)
144
 27.     CE8             7        1    9    1        Low     (Three-state)
145
 28.     CPU             2        -    -    -        High
146
 29.     -               -        0    1    0
147
 30.     -               -      121    1    0
148
                                    ---- ----
149
                                     122   29  (24%)
150
151
152
I200  No fatal errors found in source code (device phase).
153
I201  No warnings.
154
 
155
 
156
OrCAD DEVICE
157
Type:       GAL26CV12
158
 
159
 
160
 
161
L0052 1111111111111111111111111111111111111111111111111111*
162
L0104 1110111110111111111111111111111111110111111111111111*
163
L0520 1111111111111111111111111111111111111111111111111111*
164
L0572 0111011111111111111111111011111111110111111111111111*
165
L0988 1111111111111111111111111111111111111111111111111111*
166
L1040 1011011111111111111111111011111111110111111111111111*
167
L1456 1111111111111111111111111111111111111111111111111111*
168
L1508 0111101111111111111111111011111111110111111111111111*
169
L1924 1111111111111111111111111111111111111111111111111111*
170
L1976 1011101111111111111111111011111111110111111111111111*
171
L2496 1111111111111111111111111111111111111111111111111111*
172
L2548 1111111110111111111111111111111101110111111111111111*
173
L2600 1111111111111011111111111111111101110111111111111111*
174
L2652 1111111111111111101111111111111101110111111111111111*
175
L2704 1111111111111111111110111111111101110111111111111111*
176
L2756 1111111111111111111111111011111101110111111111111111*
177
L3172 1111111111111111111111111111111111111111111111111111*
178
L3224 1111111110111111111111111111011110111111101111111111*
179
L3276 1111111110111111111111111111111110110111011111111111*
180
L3328 1111111111111011111111111111011110111111101111111111*
181
L3380 1111111111111011111111111111111110110111011111111111*
182
L3432 1111111111111111101111111111011110111111101111111111*
183
L3484 1111111111111111101111111111111110110111011111111111*
184
L3536 1111111111111111111110111111011110111111101111111111*
185
L3588 1111111111111111111110111111111110110111011111111111*
186
L3640 1111111111111111111111111011011110111111101111111111*
187
L3692 1111111111111111111111111011111110110111011111111111*
188
L3848 1111111111111111111111111111111111111111111111111111*
189
L3900 1111111111111111111110111111111111110111111111111111*
190
L4420 1111111111111111111111111111111111111111111111111111*
191
L4472 1111111111111111101111111111111111110111111111111111*
192
L4888 1111111111111111111111111111111111111111111111111111*
193
L4940 1111111111111011111111111111111111110111111111111111*
194
L5356 1111111111111111111111111111111111111111111111111111*
195
L5408 1101111110111111111111111111111111110111111111111111*
196
L5824 1111111111111111111111111111111111111111111111111111*
197
L5876 1111111110111111111111111111111111110111111111111111*
198
L5928 1111111111111011111111111111111111110111111111111111*
199
L5980 1111111111111111101111111111111111110111111111111111*
200
L6032 1111111111111111111110111111111111110111111111111111*
201
L6084 1111111111111111111111111011111111110111111111111111*
202
L6344 0101010101010101010101010011000000110000001100000011*
203
L6396 011100100000001000000010000000100000*
204
C0844*
205
206
I202  8/22/12  10:19 am  (Wednesday)
207
I203  Memory usage 9K
208
I204  Elapsed time 1 second
209